

martedi 18 ottobre 2022

## CIRCUITI COMBINATORI



VH=1

Cinsulo di questi operatori Boologni al suo interno ha una sua representazione circunale.

Siamo a liveur elettrico e autinterno di ciascun operatore ci sovormo dei componenti llathonici

NEL circuito.

VL=0





- · Tale circuito implementa quindi una porta logica di tipo AND
- · Tale circuito implementa quindi una porta logica di tipo OR
- Le porte basate su diodi provocano un'attenuazione del segnale
- Tale fenomeno ha portato al progressivo abbandono di queste porte negli anni '60 a favore delle porte a transistor

N.B = LA CORRENTE VA BOVE C'É
BASSA TENSIONE.

## QUINDI È NATA LA LOGICA TTL

## Logica TTL

integrati, alla cui base sta l'uso dell'invertitore a transistor MOSFET.

- La Transistor/Transistor Logic si basa sull'uso di alcuni transistor per la realizzazione della funzione di commutazione e di alcuni transistor per l'amplificazione del segnale
- · In questo modo, si elimina il fenomeno dell'attenuazione
- Si basano sul concetto di resistenze di pull up
- Esempio: inverter TTL (implementa una porta NOT)

  ALURI TRANSISTOR SI
  COMPORTAMO CLO
  INTERRUTIORI, ASTU CLO
  COMPLES COTORE
  PERCHO RISCHORD IL
  PROBLEMO CLOLLO TREMICAZIONE

Logica CMOS (circa 1980)

- Si basa sull'uso di transistor pMOS e nMOS nella stessa rete
   Il vantaggio è che l'area utilizzata è estremamente piccola
- La rete pMOS si comporta da pull up, mentre la rete nMOS implementa la parte di pull down
- Esempio: inverter CMOS



LE CPU SONO REALIZZATE COSI.

Richiede L'uso di Tamile componenti. Esi può FARC qualcosa di Metrio

i complementary metal-oxide semiconductor) è un tipo di tecnologia utilizzata in elettronica digitale per la progettazione di circuiti

NEL CHOS SI USAND DUE TRANSISTOR DISPERENTI CHE SI COMPORTAND IN MANIERA OPPOSTA, LA RETE E DIVISA IN DUE PARTI: LA RETE PHOS SOPRA E LA RETE DI MOS SOTTO CHE SI COMPORTAND RISPETTI VOMMENTE CONÉ RETE DI "PULL-DOWN".

A SECONDA della corpente che avociva, una si apre e l'allor si chiede, O viceversa. SE APPLICO UNA TENSIONE ALTA, QLI SI CHIVDERA, QLI SI APRIRA, QUINDI LA CORRENTE VA SOTTO E AVRO UNDE TENSIONE BASTA.

SE APPLICO UNA TENSIQUE BASSA, Q2 SI Childe, Q1 FUNQUE de RESTSTENZA di run-up, E regiptio una Jensione BASSA. di rui-up, E regipirà una Jensione Bassa.
Così Inverto Il Nio seguale.

IN CHOS SI CREA LA PORTA NAND E NOR.





DA ADESSO IN POI UTILIZZEREMO LE PORTE LOGICHE PER COSTRUIRE I CIRCUITI COMBINATORI.

IL NUMERO DI TRANSISTOR CHE HO DENTRO AD UM PORTA, CAMBIA A SCONDA DELLA TECNOLOGIA.